VLSI-Entwurf eines RISC-Prozessors von Ulrich Golze | Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL | ISBN 9783528054168

VLSI-Entwurf eines RISC-Prozessors

Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL

von Ulrich Golze, aus dem Deutschen übersetzt von Peter Blinzer, Cochlorius Cochlorius, Michael Schäfers und Klaus-Peter Wachsmann
Mitwirkende
Übersetzt vonPeter Blinzer
Autor / AutorinUlrich Golze
Übersetzt vonCochlorius Cochlorius
Übersetzt vonMichael Schäfers
Übersetzt vonKlaus-Peter Wachsmann
Buchcover VLSI-Entwurf eines RISC-Prozessors | Ulrich Golze | EAN 9783528054168 | ISBN 3-528-05416-6 | ISBN 978-3-528-05416-8

VLSI-Entwurf eines RISC-Prozessors

Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL

von Ulrich Golze, aus dem Deutschen übersetzt von Peter Blinzer, Cochlorius Cochlorius, Michael Schäfers und Klaus-Peter Wachsmann
Mitwirkende
Übersetzt vonPeter Blinzer
Autor / AutorinUlrich Golze
Übersetzt vonCochlorius Cochlorius
Übersetzt vonMichael Schäfers
Übersetzt vonKlaus-Peter Wachsmann
Dieses Lehr- und Arbeitsbuch führt in den modernen Entwurf großer Chips ein. Ein großer, leistungsfähiger RISC-Prozessor wird in einer Hardware-Beschreibungssprache (HDL) spezifiziert, hierarchisch entwickelt und schließlich als Gattermodell dem Halbleiterhersteller zur Fertigung übergeben. Das Ergebnis ist ein Semi-Custom-Prozessor mit über 100.000 Bruttogattern und einer Rechenleistung von bis zu 40 MIPS. Das Buch mit Diskette führt auch ausführlich in die HDL VERILOG ein.